DS1267BS-050+T/R cyfrowe potencjometry IC Dwójne cyfrowe potencjometry układy scalone

DS1267BS-050+T/R cyfrowe potencjometry IC Dwójne cyfrowe potencjometry układy scalone
Maxim Zintegrowany | |
Kategoria produktu: | Cyfrowe układy potencjometryczne |
RoHS: | Szczegóły |
DS1267BS | |
Wstawka PCB | |
SOIC-Wide-16 | |
Węzeł | |
Marka: | Maxim Zintegrowany |
Rodzaj produktu: | Cyfrowe układy potencjometryczne |
1000 | |
Podkategoria: | Cyfrowe układy potencjometryczne |
Część # Alias: | DS1267BS 90-1267V+05I |
Opis
DS1267B Dual Digital Potentiometer Chip składa się z dwóch cyfrowo sterowanych, stałych
Każdy potencjometr składa się z 256 sekcji rezystywnych.
Pozycja potencjometru jest następująca:
wycieraczka na matrycy rezystywnej jest ustawiona przez 8-bitową wartość, która kontroluje, który punkt odcisku jest podłączony do wycieraczki
Komunikacja i sterowanie urządzeniem odbywają się za pośrednictwem 3-przewodowego interfejsu seryjnego.
interfejs umożliwia odczytywanie lub zapisywanie pozycji wycieraczki urządzenia.
Oba potencjometry mogą być połączone w serii (lub ułożone w stos) w celu zwiększenia całkowitego oporu z
Dla środowisk z wieloma urządzeniami i jednym procesorem DS1267B może być kaskadowy lub
Funkcja ta umożliwia sterowanie wieloma urządzeniami za pośrednictwem pojedynczej trójprzewodowej sieci.
DS1267B jest oferowany w trzech standardowych wartościach oporu, które obejmują 10kQ2, 50kQ i 100k0
Dostępne pakiety dla urządzenia obejmują 16-pin so i 20-pin TSSOP.
Operacja
DS 1267B zawiera dwa potencjometry 256 pozycji, których pozycje wycieraczek są ustawione przez 8-bitową wartość.
Te dwa 8-bitowe wartości są zapisywane do 17-bitowego rejestru przemian I / O, który jest używany do przechowywania dwóch pozycji wycieraczy
i stack select bit, gdy urządzenie jest zasilane.
Rysunek 1.
Komunikacja i sterowanie DS1267B odbywa się za pośrednictwem 3-przewodowego interfejsu portu seryjnego, który
3-przewodowy seryjny interfejs składa się z trzech sygnałów wejściowych: RST,
CLK i DQ.
Sygnał sterowania RST służy do włączenia 3-przewodowego portu seryjnego urządzenia.
wybrane, gdy RST jest wysoki; RST musi być wysoki, aby rozpocząć wszelką komunikację z DS 1267B.
wprowadzanie sygnału jest używane do zapewnienia synchronizacji czasu dla danych wejściowych i wyjściowych.
wykorzystywane do przesyłania ustawień wycieracza potencjometru i konfiguracji bitów stack select do 17-bitowego przesunięcia I/O
rejestr DS1267B.
Na rysunku 9a przedstawiono protokół 3-przewodowego portu seryjnego.
Komunikacja z DS1267B wymaga przejścia na wejście RST z
Po aktywacji 3-przewodowego portu dane są wprowadzane do części na niskim poziomie.
Wymagania dotyczące trzyprzewodowego seryjnego synchronizacji są określone w
schematy czasowe na rysunku 9 (b) - (c).
Dane zapisywane do DS 1267B za pośrednictwem 3-przewodowego interfejsu seryjnego są przechowywane w 17-bitowym rejestrze zmiany I/O (zob.
Rys. 2) 17-bitowy rejestr przesunięć IO zawiera zarówno 8-bitowe wartości pozycji wycieracza potencjometru, jak i
Kompozycja rejestru przesunięcia I/O przedstawiona jest na rysunku 2.
w rejestrze znajduje się stack select bit, który zostanie omówiony w sekcji zatytułowanej Stacked
Konfiguracja: bity 1 do 8 rejestru przesunięcia IO zawierają wartość pozycji potencjometru-1 wycieraczki.
Bit 1 zawiera MSB ustawienia wycieraczki dla potencjometru-1 i bit 8 LSB dla ustawienia wycieraczki.
Bity od 9 do 16 rejestru przełączania I/O zawierają wartość pozycji wycieracza potencjometru-0, z
MSB dla pozycji wycieraczki zajmującej bit 9 i bit LSB 16.
Wykorzystanie
● Dwie cyfrowo sterowane, 256 pozycji
potencjometry
● Port seryjny zapewnia środki do ustawiania i
odczyt obu potencjometrów
Rezystory mogą być podłączane szeregowo do
zapewniają zwiększoną całkowitą odporność
16-pin sO i 20-pin pakiety TSSOP
Elementy oporowe to temperatura
skompensowane do +0,3 względnej liniowości LSB
●Standardowe wartości oporu:
- DS1267B-10 ~ 10kQ
-DS1267B-50 ~ 50kQ
-DS 1267B-100 ~ 100kQ
●Rang temperatury pracy:
Przemysł: od -40°C do +85°C
Opis kodu PIN
L0,L1 - dolny koniec rezystora
HO, Hl - Wysoki poziom rezystora
W0 i W1 - końcówka wycieraczki rezystora
VB - napięcie przesunięcia podłoża
Wyjście konfiguracji "Sour-Stacked"
RST - wejście seryjnego resetu portu
Wprowadzenie danych z portu seryjnego DQ
CLK - Wprowadzenie zegarka w porcie seryjnym
Wyjście z portu kaskadowego
Wyposażenie Vcc- +5V
GND - Ziemia
NC- Brak połączenia wewnętrznego