8305AGILFT Clock Buffer 1:4 Multiplex Diff/L VCMOS do LVCMOS/LVTT Integrated Circuits IC

8305AGILFT Clock Fanout Buffer (Distribution), Multiplexer IC 2:4 350 MHz 16-TSSOP (0,173", 4,40 mm szerokości)
Bufor zegarowy 1:4 Multipleks Diff/L VCMOS do LVCMOS/LVTT
IDT | |
Kategoria produktu: | Puffer zegarowy |
RoHS: | Szczegóły |
4 Wydajność | |
3.7 ns | |
3.135 V | |
3.465 V | |
8305I | |
- 40 C. | |
+ 85 C | |
Marka: | IDT |
Styl montażu: | SMD/SMT |
Opakowanie: | Węzeł |
Opakowanie: | Taśma do cięcia |
Opakowanie: | MouseReel |
Rodzaj produktu: | Bufory zegarowe |
2500 | |
Podkategoria: | IC z zegarkami i czasomierzami |
Część # Alias: | ICS8305AGILFT 8305I |
Masę jednostkową: | 00,006102 uncji |
Ogólny opis
ICS8305I ma niską prędkość, od 1 do 4, różnicę/LVCMOS-do-
LVCMOS/LVTTL Fanout Buffer.
wejścia zegarowe, które akceptują różnicowe lub jednopowtarzalne
Włączenie zegara jest wewnętrznie zsynchronizowane z
wyeliminowanie impulsów małych na wyjściach podczas asynchronicznych
Wyniki są następujące:
wymuszone NISZKO, gdy zegar jest wyłączony.
umożliwić sterowanie szpilkami, niezależnie od tego, czy wyjścia są w aktywnym lub
stan wysokiej impedancji.
Gwarantowana wydajność i charakterystyka skłonności części do części
ICS83051 idealny dla zastosowań wymagających
wydajność i powtarzalność.
Wykorzystanie
●4 wyjścia LVCMOS/LVTTL
●Wprowadzanie różniczkowego lub LVCMOS/LVTTL
●para CLK, nCLK może przyjmować następującą różnicę
poziomy wejściowe: LVPECL, LVDS, LVHSTL, HCSL, SSTL
●LVCMOS_ CLK obsługuje typy wprowadzania przepływu:
LVCMOS, LVTTL
Maksymalna częstotliwość wyjściowa: 350 MHz
Wynik: 40ps (maksymalnie)
●Zaliczenie części do części: 700ps (maksymalnie)
● Faza dodatku, RMS: 0,04ps (typowy)
● 3,3V rdzenia, 3,3V, 2,5V lub 1,8V wyjścia zasilania
● temperatury pracy otoczenia od -40 do 85°C
●Pakiet bez ołowiu w pełni zgodny z RoHS
Ogólny opis
ICS8305I ma niską prędkość, od 1 do 4, różnicę/LVCMOS-do-
LVCMOS/LVTTL Fanout Buffer.
wejścia zegarowe, które akceptują różnicowe lub jednopowtarzalne
Włączenie zegara jest wewnętrznie zsynchronizowane z
wyeliminowanie impulsów małych na wyjściach podczas asynchronicznych
Wyniki są następujące:
wymuszone NISZKO, gdy zegar jest wyłączony.
umożliwić sterowanie szpilkami, niezależnie od tego, czy wyjścia są w aktywnym lub
stan wysokiej impedancji.
Gwarantowana wydajność i charakterystyka skłonności części do części
ICS83051 idealny dla zastosowań wymagających
wydajność i powtarzalność.
Wykorzystanie
●4 wyjścia LVCMOS/LVTTL
●Wprowadzanie różniczkowego lub LVCMOS/LVTTL
●para CLK, nCLK może przyjmować następującą różnicę
poziomy wejściowe: LVPECL, LVDS, LVHSTL, HCSL, SSTL
●LVCMOS_ CLK obsługuje typy wprowadzania przepływu:
LVCMOS, LVTTL
Maksymalna częstotliwość wyjściowa: 350 MHz
Wynik: 40ps (maksymalnie)
●Zaliczenie części do części: 700ps (maksymalnie)
● Faza dodatku, RMS: 0,04ps (typowy)
● 3,3V rdzenia, 3,3V, 2,5V lub 1,8V wyjścia zasilania
● temperatury pracy otoczenia od -40 do 85°C
●Pakiet bez ołowiu w pełni zgodny z RoHS
