Do domu > produkty > Układy scalone ICS > 74LVT240PW 118 Buffer Inverting 2 Element 4 bity na element 3-State Output 20-TSSOP

74LVT240PW 118 Buffer Inverting 2 Element 4 bity na element 3-State Output 20-TSSOP

Kategoria:
Układy scalone ICS
Cena £:
Email us for details
Metoda płatności:
Paypal, TT, Western Union
Specyfikacje
Kod danych:
Najnowszy kod
Wysyłka wg:
DHL/UPS/Fedex
Warunki:
Nowe*Oryginalne
Gwarancja:
365 dni
Bez ołowiu:
Zgodne z wymogami Rohs
Czas realizacji:
Natychmiastowa wysyłka
Pakiet:
TSSOP-20
Styl montażu:
SMD/SMT
Wprowadzenie
74LVT240PW 118 Buffer Inverting 2 Element 4 bity na element 3-State Output 20-TSSOP
Nexperia
Kategoria produktu: Bufory i kierowcy linii
RoHS: Szczegóły
8 Wprowadzenie
8 Wydajność
Inwersja
- 32 mA
64 mA
3 mA
3.6 V
2.7 V
12 mA
- 40 C.
+ 85 C
SMD/SMT
TSSOP-20
Węzeł
Taśma do cięcia
MouseReel
Marka: Nexperia
Funkcja: Bufor/Kierowca linii
Wysokość: 00,95 mm (maksymalnie)
Typ sygnału wejściowego: Jednostronne
Długość: 60,6 mm (maksymalnie)
Logic Family: LVT
Liczba kanałów: 8
napięcie zasilania roboczego: 3.3 V
Rodzaj wyjścia: 3 Państwo
Rodzaj produktu: Bufory i kierowcy linii
Czas opóźnienia rozprzestrzeniania: 20,5 ns przy 3.3 V
2500
Podkategoria: Układy logiczne
Prąd zasilający - maksymalny: 12 mA
Technologia: BiCMOS
Szerokość: 4.5 mm (maksymalnie)
Część # Alias: 935176340118
Masę jednostkową: 0.000212 uncji

 

Cechy

• Interfejs oktałowy

• Puffery 3-stanowe• Możliwość wyjścia: +64 mA i -32 mA

• Poziomy przełączania wejścia i wyjścia TTL

• możliwość interfejsu wejścia i wyjścia z systemami zasilania 5 V

• Wprowadzanie danych z przyczepy przyczepy eliminuje potrzebę stosowania zewnętrznych rezystorów do przechowywania niewykorzystanych danych

• Dozwolone jest wprowadzenie i wydobycie żywych

• Włączenie 3-stania

• Brak obciążenia prądem przy wyjściu przyłączonym do prądu 5 V

• Ochrona przed zamknięciem ̇ JESD78 klasa II przekracza 500 mA

• Ochrona przed ESD:Metoda MIL STD 883 3015: przekracza 2000 V

 

Opis

74LVT240 to produkt BiCMOS o wysokiej wydajności przeznaczony do pracy VCC w napięciu 3,3 V.

ośmionowy odwracającyurządzenie posiada dwa wyjścia umożliwiające

(1OE, 2OE), z których każda kontroluje czteryWyjścia 3-stanowe.

 

Diagram funkcjonalny

74LVT240PW 118 Buffer Inverting 2 Element 4 bity na element 3-State Output 20-TSSOP

 

Informacje o przypisaniu

74LVT240PW 118 Buffer Inverting 2 Element 4 bity na element 3-State Output 20-TSSOP

Opis szpilki

74LVT240PW 118 Buffer Inverting 2 Element 4 bity na element 3-State Output 20-TSSOP

 

Cechy

• Interfejs oktałowy

• Puffery 3-stanowe• Możliwość wyjścia: +64 mA i -32 mA

• Poziomy przełączania wejścia i wyjścia TTL

• możliwość interfejsu wejścia i wyjścia z systemami zasilania 5 V

• Wprowadzanie danych z przyczepy przyczepy eliminuje potrzebę stosowania zewnętrznych rezystorów do przechowywania niewykorzystanych danych

• Dozwolone jest wprowadzenie i wydobycie żywych

• Włączenie 3-stania

• Brak obciążenia prądem przy wyjściu przyłączonym do prądu 5 V

• Ochrona przed zamknięciem ̇ JESD78 klasa II przekracza 500 mA

• Ochrona przed ESD:Metoda MIL STD 883 3015: przekracza 2000 V

 

Opis

74LVT240 to produkt BiCMOS o wysokiej wydajności przeznaczony do pracy VCC w napięciu 3,3 V.

ośmionowy odwracającyurządzenie posiada dwa wyjścia umożliwiające

(1OE, 2OE), z których każda kontroluje czteryWyjścia 3-stanowe.

 

 

 

 

74LVT240PW 118 Buffer Inverting 2 Element 4 bity na element 3-State Output 20-TSSOP

74LVT240PW 118 Buffer Inverting 2 Element 4 bity na element 3-State Output 20-TSSOP

 

74LVT240PW 118 Buffer Inverting 2 Element 4 bity na element 3-State Output 20-TSSOP

 

Wyślij zapytanie ofertowe
Magazyn:
MOQ:
1pcs