Do domu > produkty > Układy scalone ICS > GS8662D36BD-250 SRAM 1.8 lub 1.5V 2M x 36 72M SRAM IC zintegrowanych obwodów

GS8662D36BD-250 SRAM 1.8 lub 1.5V 2M x 36 72M SRAM IC zintegrowanych obwodów

Kategoria:
Układy scalone ICS
Cena £:
Email us for details
Metoda płatności:
Paypal, TT, Western Union
Specyfikacje
Kod danych:
Najnowszy kod
Wysyłka wg:
DHL/UPS/Fedex
Warunki:
Nowe*Oryginalne
Gwarancja:
365 dni
Bez ołowiu:
Zgodne z wymogami Rohs
Czas realizacji:
Natychmiastowa wysyłka
Pakiet:
BGA-165
Styl montażu:
SMD/SMT
Wprowadzenie
GS8662D36BD-250 SRAM 1,8 lub 1,5 V 2M x 36 72M
Technologia GSI
Kategoria produktu: SRAM
RoHS: N
72 Mbit
2 M x 36
250 MHz
Równoległe
1.9 V
1.7 V
730 mA
0 C
+ 70 C
SMD/SMT
BGA-165
Płytka
Marka: Technologia GSI
Typ pamięci: DDR
Wrażliwe na wilgoć: - Tak, proszę.
Rodzaj produktu: SRAM
Zestaw: GS8662D36BD
Podkategoria: Pamięć i przechowywanie danych
Nazwa handlowa: SigmaQuad-II
Rodzaj: SigmaQuad-II

 

GS8662D36BD są zbudowane zgodnie ze standardem SIGMA Quad-II SRAM pin out dla oddzielnych I/O
Są to 75,497, 472-bitowe (72 Mb) SRAM. GS8662D36BD Sigma Quad SRAM
są tylko jednym z elementów rodziny niskoenergetycznych, nisko napiętych HSTL I/O SRAM zaprojektowanych do pracy przy prędkościach
potrzebne do wdrożenia ekonomicznych systemów sieciowych o wysokiej wydajności.

Kluczowe cechy

  • Jednoczesne czytanie i pisanie Sigma QuadTM Interface
  • Standardowy wyciąg i opakowanie JEDEC
  • Podwójny interfejs podwójnej stawki danych
  • Byte Zapisz kontrolki próbkowane w czasie wprowadzania danych
  • 4 Czytanie i pisanie
  • 1.8 V +100/~100 mV zasilanie rdzenia
  • 1.5 V lub 1.8 V interfejs HSTL
  • Operacja odczytu w trybie rurowym
  • Całkowicie spójne przewody odczytu i zapisu
  • ZQ pin dla programowalnej mocy napędu wyjściowego
  • Skanowanie graniczne zgodne z IEEE 1149.1 JTAG
  • Kompatybilny z obecnymi urządzeniami o pojemności 144 Mb
  • 13 mm x 15 mm, 165 FPBGA
  • Dostępny pakiet BGA z 165, zgodny z RoHS
  • Rodzina produktów o pojemności 64 MB lub 72 MB
  • Domyślnie w trybie SCD x36 Interleaved Pipeline

Jednoczesne czytanie i pisanie SigmaQuadTM Interfejs • Standardowy pinout i pakiet JEDEC • Podwójne

Podwójny interfejs współczynnika transmisji danych• Kontrole bajtów i zapisów pobrane w czasie wprowadzania danych• Wybuch 4 czytania i zapisywania•

1.8 V +100/~100 mV zasilanie rdzenia• 1,5 V lub 1,8 V interfejs HSTL• operacja odczytu w trybie rurowym• całkowicie spójna

przewodów czytania i zapisywania• ZQ pin dla programowalnej mocy napędu wyjściowego• Granica zgodna z IEEE 1149.1 JTAG

Skanowanie• Kompatybilny z obecnymi urządzeniami o pojemności 144 Mb• Pakiet BGA o pojemności 165, 13 mm x 15 mm, 1 mm;

Dostępny pakiet BGA z 165-bump zgodny z RoHSSigmaQuadTM Family OverviewThe GS8662D08/09/18/36BD

są zbudowane zgodnie ze standardem wstawiennictwa SRAM SigmaQuad-II dla oddzielnych I/Osynchronous SRAM.

Mają 75 lat.497GS8662D08/09/18/36BD SigmaQuad SRAMs są tylko jednym z elementów

Rodzina SRAM I/O o niskiej mocy i niskim napięciuHSTL zaprojektowana do pracy przy prędkościach niezbędnych do wdrożenia

ekonomiczne systemy sieciowe o wysokiej wydajności.

GS8662D36BD-250 SRAM 1.8 lub 1.5V 2M x 36 72M SRAM IC zintegrowanych obwodów

GS8662D36BD-250 SRAM 1.8 lub 1.5V 2M x 36 72M SRAM IC zintegrowanych obwodów

 

 

GS8662D36BD-250 SRAM 1.8 lub 1.5V 2M x 36 72M SRAM IC zintegrowanych obwodów

 

Wyślij zapytanie ofertowe
Magazyn:
MOQ:
1pcs